cpu重点信号(4)

来源:未知    发表时间:2013-12-17    浏览次数:

北橋重點控制腳位說明

2.) RS#

 
Processor System BUS Interface
 
3.) HLock#
Host Lock: All processor bus cycles sampled with the assertion of HLOCK# and ADS#, until the negation of HLOCK# must be atomic (i.e., no hub interface or AGP snoopable access to SDRAM are allowed when HLOCK# is asserted by the processor).
所有的處理器匯流排傳輸週期都和HLOCK# 和ADS#相關腳位有關,直到確定HLOCK# 確實得到此腳位的訊息‚才會動作。當HLOCK# 是支配處理器時,不給與其他界面或AGP設備使用及SDRAM存取Address Strobe: The processor bus owner asserts ADS# to indicate the first of two cycles of a request phase.
4.) Defer#
一.連接裝置
defer:是由北橋連接到CPU
二.動作電壓
此腳位低電位動作,正常時為高電位
是輸出腳位由北橋輸出
三.腳位說明
1.延遲 - 用以指外部系統無法完成匯流排週期
2.延緩(defer)輸入是在監看相位期間被啟動 用來 指交易無法保證能依程序完成
四.實驗1.配備:機種:8IPXDREL-GG-10DCPU INTEL XEON 604CPURAM ECCDDR 256M *2POWER 350-24PIN2.實驗結果:VCORE電壓: 1.546VDEFER# 電壓準位: 1.535V若與VCORE短路或與GND短路 皆為4當88若開路(open) 一個或兩個 CPU開機 DEFER#皆開路 4當88兩個CPU開機若在遠端(離北橋較遠的)CPU DEFER#開路 4當88若在近端(離北橋較近的)CPU DEFER#開路只會抓到一個CPU 且能正常開機

南橋重點控制腳位說明
1.) AD[31:0] 英文解釋:Address and data lines from the PCI bus.中文解釋:位址資料線*由南橋直接接到PCI Slot,如果板子上有S_ATA或1394,也會連接到AD腳*以8IK1100來作例子,這塊板子上有sil3112(控制S_ATA)還有TSB43AB23A(控制1394), 這兩顆IC都有連接到南橋的Address腳位,我們維修常常碰到的一些Error Code都跟南 橋的Address 腳有關如果說這Address腳Short的話->會造成不開機(TF04) ->或是網路卡不抓(TF10 or TF74) ->或是S_ATA不抓(TF66) ->或是1394 FAIL(TF47)如果說這Address腳Open的話 ->Bear 卡會不抓(TF48) ->或是不開機(TF04)
Address腳有無Open or Short用治具看燈有無閃爍其實是不太準確的,通常燈很亮(代表完全Short)燈不亮(代表斷線或Open),但如果只是阻抗差一點點的話,用治具來看有無Open或Short是不準確的,因此我們必須使用電表的二極體檔來量測這Address腳,才知道它到底有無Open或Short,這32支腳二極體對地的阻抗約為680左右,依板子的不同阻抗會有所差異,如果有一支腳偏高,或是偏低的話就是有問題,就去找這支腳即可.
2.)PCIRST#


3.) SERIRQ ( SERIAL INTERRUPT REQUEST ) 串列式中斷要求 :此腳位為一雙向傳輸腳位 , 平時保持在 High 準位 , 在 LPC ( Low Pin Count ) Interface中, 是經由 PCI BUS 在 ICH 與 SUPER I/O 之間傳送訊號 , 其功用是在聯繫各 I/O 介面之間的中斷要求 .

Example : 如 Keyboard 要動作時 , I/O 會經由此腳位告知 ICH , ICH 便會通知 GMCH , GMCH 會通知 AGP , 再由螢幕作 OUTPUT 的動作 .

 

网上在线报名

*
*

联系方式

培训咨询①点击这里给我发消息

培训咨询②点击这里给我发消息

技术交流群迅维网官方群7